PCI8324A/B/AF/BF PCI總線數(shù)據(jù)采集卡簡(jiǎn)明手冊(cè)
聲明:您必須遵守我們的協(xié)議,如果您下載了該資源行為將被視為對(duì)《電天下賬號(hào)管理規(guī)范》全部?jī)?nèi)容的認(rèn)可,本網(wǎng)站資源來(lái)自原創(chuàng),僅供用于學(xué)習(xí)和交流,請(qǐng)勿用于商業(yè)用途。如有侵權(quán)、不妥之處,請(qǐng)舉報(bào)本資源,我們將及時(shí)審核處理!
PCI8324A/B/AF/BF PCI總線數(shù)據(jù)采集卡簡(jiǎn)明手冊(cè)。
文本預(yù)覽
PCI8324A/B/AF/BF 簡(jiǎn)明手冊(cè)
一、主要性能指標(biāo)
1. 輸出通道數(shù):4路(A型、AF型)/8路(B型、BF型)可選
2. 輸出信號(hào)范圍:(標(biāo)*為出廠標(biāo)準(zhǔn)狀態(tài))
DA方式:0~2.5V;0~5V;0~10V(*);±2.5V;±5V;±10V
3. D/A轉(zhuǎn)換分辨率:16位
4. 最高DA輸出速率:100K/CH
5. 對(duì)于AF型和BF型板卡,板上帶緩沖區(qū)(FIFO):8K
6. DA輸出觸發(fā)方式:軟件啟動(dòng)方式/外觸發(fā)/內(nèi)部定時(shí)觸發(fā)
7. 2路格雷碼計(jì)數(shù)器(TTL電平)
8. 24路TTL電平開關(guān)量輸入
9. 16路TTL電平開關(guān)量輸出
10.使用環(huán)境要求: 工作溫度:10℃~40℃
相對(duì)濕度:40%~80% RH
存貯溫度:-55℃~+85℃
11. 外形尺寸:175.6mm X 98.3mm
二、布局圖(圖中跳線陰影部分為出廠配置)
圖 1
三、操作說(shuō)明
1.板卡出廠設(shè)置
本卡出廠所有通道上電后初始值為0V,輸出范圍為0~10V輸出,具體跳線設(shè)置請(qǐng)參考圖1。
2.跳線說(shuō)明:
在下列圖示中的陰影部分表示短接跳線的位置JP1:控制DA輸出通道1和輸出通道2的極性,具體設(shè)置如圖2:
圖2 輸出極性跳線設(shè)置
JP2:控制DA輸出通道3和輸出通道4的極性,具體設(shè)置參考圖2
JP3:控制DA輸出通道5和輸出通道6的極性,具體設(shè)置參考圖2
JP4:控制DA輸出通道7和輸出通道8的極性,具體設(shè)置參考圖2
圖3 輸出范圍跳線設(shè)置
當(dāng)極性選擇是單極性時(shí)表示DA輸出范圍是0~10V
當(dāng)極性選擇是雙極性時(shí)表示DA輸出范圍是-10V~+10V
當(dāng)極性選擇是單極性時(shí)表示DA輸出范圍是0~2.5V
當(dāng)極性選擇是雙極性時(shí)表示DA輸出范圍是-2.5V~+2.5V
當(dāng)極性選擇是單極性時(shí)表示DA輸出范圍是0~5V
當(dāng)極性選擇是雙極性時(shí)表示DA輸出范圍是-5V~+5V
JP5:控制DA輸出通道1的范圍,具體設(shè)置參考圖3
JP6:控制DA輸出通道2的范圍,具體設(shè)置參考圖3
JP7:控制DA輸出通道3的范圍,具體設(shè)置參考圖3
JP8:控制DA輸出通道4的范圍,具體設(shè)置參考圖3
JP9:控制DA輸出通道5的范圍,具體設(shè)置參考圖3
JP10:控制DA輸出通道6的范圍,具體設(shè)置參考圖3
JP11:控制DA輸出通道7的范圍,具體設(shè)置參考圖3
JP12:控制DA輸出通道8的范圍,具體設(shè)置參考圖3
JP13:控制DA輸出通道1到通道4的上電輸出值,
短路時(shí)上電輸出當(dāng)前范圍最小值;開路時(shí)上電輸出當(dāng)前范圍的中間值
JP14:控制DA輸出通道5到通道8的上電輸出值,
短路時(shí)上電輸出當(dāng)前范圍最小值;開路時(shí)上電輸出當(dāng)前范圍的中間值
一般為了使上電時(shí)輸出0V電壓,單極性時(shí)將JP13JP14短路,雙極性時(shí)將JP13JP14開路
注意:當(dāng)選擇輸出范圍是2.5時(shí)相應(yīng)通道無(wú)法調(diào)滿。
3.關(guān)于調(diào)零、調(diào)滿
W1為DA輸出通道1的調(diào)滿寄存器,W2為DA輸出通道1的調(diào)零電位器
W3為DA輸出通道2的調(diào)滿寄存器,W4為DA輸出通道2的調(diào)零電位器
W5為DA輸出通道3的調(diào)滿寄存器,W6為DA輸出通道3的調(diào)零電位器
W7為DA輸出通道4的調(diào)滿寄存器,W8為DA輸出通道4的調(diào)零電位器
W9為DA輸出通道5的調(diào)滿寄存器,W10為DA輸出通道5的調(diào)零電位器
W11為DA輸出通道6的調(diào)滿寄存器,W12為DA輸出通道6的調(diào)零電位器
W13為DA輸出通道7的調(diào)滿寄存器,W14為DA輸出通道7的調(diào)零電位器W15為DA輸出通道8的調(diào)滿寄存器,W16為DA輸出通道8的調(diào)零電位器
注意:本卡出廠時(shí)已經(jīng)按照 0~10V 的缺省設(shè)置調(diào)節(jié)好零度和滿度,用戶即使在使用其它通道輸出范圍和極
性時(shí)一般情況下也不需要再次調(diào)整,如果用戶在使用過(guò)程中現(xiàn)必須調(diào)節(jié)的情況,應(yīng)使用七位半以上的高精度
數(shù)字表調(diào)節(jié)。
四、端口定義
1. J1端口定義
J1為37芯D型頭,包括了模擬和數(shù)字兩部分的接口
圖4J1端口定義
模擬部分:
其中DAO1~DAO8分別對(duì)應(yīng)DA輸出的1~8通道
AGND是模擬信號(hào)地
數(shù)字部分:
EI是表示外觸發(fā)信號(hào)輸入
OCLK為內(nèi)部時(shí)鐘輸出,實(shí)際使用中可作為多塊DA卡的同步信號(hào)。
CLK1、CLK2是計(jì)數(shù)器輸入端,它們對(duì)應(yīng)了兩個(gè)16位格雷碼計(jì)數(shù)器
DO1~DO16對(duì)應(yīng)16路開關(guān)量輸出
GND是數(shù)字信號(hào)地
注意:模擬信號(hào)接模擬地,數(shù)字信號(hào)接數(shù)字地,OCLK和模擬信號(hào)要盡量遠(yuǎn)離,
如果有可能不要將GND和AGND短路
表1 37芯D型頭輸出端口定義
D型頭管腳號(hào) 信號(hào)定義 D型頭管腳號(hào) 信號(hào)定義
1 DO16 20 DO15
2 DO14 21 DO13
3 DO12 22 DO11
4 DO10 23 DO9
5 DO8 24 DO7
6 DO6 25 DO5
7 DO4 26 DO3
8 DO2 27 DO1
9 CLK1 28 CLK2
10 EI 29 OCLK
11 GND 30 AGND
12 DA8 31 AGND
13 DA7 32 AGND14 DA6 33 AGND
15 DA5 34 AGND
16 DA4 35 AGND
17 DA3 36 AGND
18 DA2 37 AGND
19 DA1
表2 37芯D型頭與扁平電纜管腳對(duì)應(yīng)表
D型頭管腳號(hào) 扁平電纜管腳號(hào) D型頭管腳號(hào) 扁平電纜管腳號(hào)
1 1 20 2
2 3 21 4
3 5 22 6
4 7 23 8
一、主要性能指標(biāo)
1. 輸出通道數(shù):4路(A型、AF型)/8路(B型、BF型)可選
2. 輸出信號(hào)范圍:(標(biāo)*為出廠標(biāo)準(zhǔn)狀態(tài))
DA方式:0~2.5V;0~5V;0~10V(*);±2.5V;±5V;±10V
3. D/A轉(zhuǎn)換分辨率:16位
4. 最高DA輸出速率:100K/CH
5. 對(duì)于AF型和BF型板卡,板上帶緩沖區(qū)(FIFO):8K
6. DA輸出觸發(fā)方式:軟件啟動(dòng)方式/外觸發(fā)/內(nèi)部定時(shí)觸發(fā)
7. 2路格雷碼計(jì)數(shù)器(TTL電平)
8. 24路TTL電平開關(guān)量輸入
9. 16路TTL電平開關(guān)量輸出
10.使用環(huán)境要求: 工作溫度:10℃~40℃
相對(duì)濕度:40%~80% RH
存貯溫度:-55℃~+85℃
11. 外形尺寸:175.6mm X 98.3mm
二、布局圖(圖中跳線陰影部分為出廠配置)
圖 1
三、操作說(shuō)明
1.板卡出廠設(shè)置
本卡出廠所有通道上電后初始值為0V,輸出范圍為0~10V輸出,具體跳線設(shè)置請(qǐng)參考圖1。
2.跳線說(shuō)明:
在下列圖示中的陰影部分表示短接跳線的位置JP1:控制DA輸出通道1和輸出通道2的極性,具體設(shè)置如圖2:
圖2 輸出極性跳線設(shè)置
JP2:控制DA輸出通道3和輸出通道4的極性,具體設(shè)置參考圖2
JP3:控制DA輸出通道5和輸出通道6的極性,具體設(shè)置參考圖2
JP4:控制DA輸出通道7和輸出通道8的極性,具體設(shè)置參考圖2
圖3 輸出范圍跳線設(shè)置
當(dāng)極性選擇是單極性時(shí)表示DA輸出范圍是0~10V
當(dāng)極性選擇是雙極性時(shí)表示DA輸出范圍是-10V~+10V
當(dāng)極性選擇是單極性時(shí)表示DA輸出范圍是0~2.5V
當(dāng)極性選擇是雙極性時(shí)表示DA輸出范圍是-2.5V~+2.5V
當(dāng)極性選擇是單極性時(shí)表示DA輸出范圍是0~5V
當(dāng)極性選擇是雙極性時(shí)表示DA輸出范圍是-5V~+5V
JP5:控制DA輸出通道1的范圍,具體設(shè)置參考圖3
JP6:控制DA輸出通道2的范圍,具體設(shè)置參考圖3
JP7:控制DA輸出通道3的范圍,具體設(shè)置參考圖3
JP8:控制DA輸出通道4的范圍,具體設(shè)置參考圖3
JP9:控制DA輸出通道5的范圍,具體設(shè)置參考圖3
JP10:控制DA輸出通道6的范圍,具體設(shè)置參考圖3
JP11:控制DA輸出通道7的范圍,具體設(shè)置參考圖3
JP12:控制DA輸出通道8的范圍,具體設(shè)置參考圖3
JP13:控制DA輸出通道1到通道4的上電輸出值,
短路時(shí)上電輸出當(dāng)前范圍最小值;開路時(shí)上電輸出當(dāng)前范圍的中間值
JP14:控制DA輸出通道5到通道8的上電輸出值,
短路時(shí)上電輸出當(dāng)前范圍最小值;開路時(shí)上電輸出當(dāng)前范圍的中間值
一般為了使上電時(shí)輸出0V電壓,單極性時(shí)將JP13JP14短路,雙極性時(shí)將JP13JP14開路
注意:當(dāng)選擇輸出范圍是2.5時(shí)相應(yīng)通道無(wú)法調(diào)滿。
3.關(guān)于調(diào)零、調(diào)滿
W1為DA輸出通道1的調(diào)滿寄存器,W2為DA輸出通道1的調(diào)零電位器
W3為DA輸出通道2的調(diào)滿寄存器,W4為DA輸出通道2的調(diào)零電位器
W5為DA輸出通道3的調(diào)滿寄存器,W6為DA輸出通道3的調(diào)零電位器
W7為DA輸出通道4的調(diào)滿寄存器,W8為DA輸出通道4的調(diào)零電位器
W9為DA輸出通道5的調(diào)滿寄存器,W10為DA輸出通道5的調(diào)零電位器
W11為DA輸出通道6的調(diào)滿寄存器,W12為DA輸出通道6的調(diào)零電位器
W13為DA輸出通道7的調(diào)滿寄存器,W14為DA輸出通道7的調(diào)零電位器W15為DA輸出通道8的調(diào)滿寄存器,W16為DA輸出通道8的調(diào)零電位器
注意:本卡出廠時(shí)已經(jīng)按照 0~10V 的缺省設(shè)置調(diào)節(jié)好零度和滿度,用戶即使在使用其它通道輸出范圍和極
性時(shí)一般情況下也不需要再次調(diào)整,如果用戶在使用過(guò)程中現(xiàn)必須調(diào)節(jié)的情況,應(yīng)使用七位半以上的高精度
數(shù)字表調(diào)節(jié)。
四、端口定義
1. J1端口定義
J1為37芯D型頭,包括了模擬和數(shù)字兩部分的接口
圖4J1端口定義
模擬部分:
其中DAO1~DAO8分別對(duì)應(yīng)DA輸出的1~8通道
AGND是模擬信號(hào)地
數(shù)字部分:
EI是表示外觸發(fā)信號(hào)輸入
OCLK為內(nèi)部時(shí)鐘輸出,實(shí)際使用中可作為多塊DA卡的同步信號(hào)。
CLK1、CLK2是計(jì)數(shù)器輸入端,它們對(duì)應(yīng)了兩個(gè)16位格雷碼計(jì)數(shù)器
DO1~DO16對(duì)應(yīng)16路開關(guān)量輸出
GND是數(shù)字信號(hào)地
注意:模擬信號(hào)接模擬地,數(shù)字信號(hào)接數(shù)字地,OCLK和模擬信號(hào)要盡量遠(yuǎn)離,
如果有可能不要將GND和AGND短路
表1 37芯D型頭輸出端口定義
D型頭管腳號(hào) 信號(hào)定義 D型頭管腳號(hào) 信號(hào)定義
1 DO16 20 DO15
2 DO14 21 DO13
3 DO12 22 DO11
4 DO10 23 DO9
5 DO8 24 DO7
6 DO6 25 DO5
7 DO4 26 DO3
8 DO2 27 DO1
9 CLK1 28 CLK2
10 EI 29 OCLK
11 GND 30 AGND
12 DA8 31 AGND
13 DA7 32 AGND14 DA6 33 AGND
15 DA5 34 AGND
16 DA4 35 AGND
17 DA3 36 AGND
18 DA2 37 AGND
19 DA1
表2 37芯D型頭與扁平電纜管腳對(duì)應(yīng)表
D型頭管腳號(hào) 扁平電纜管腳號(hào) D型頭管腳號(hào) 扁平電纜管腳號(hào)
1 1 20 2
2 3 21 4
3 5 22 6
4 7 23 8
AIGC
當(dāng)然可以。PCI8324A/B/AF/BF 是一種高性能的數(shù)據(jù)采集卡,它遵循PCI(Peripheral Component Interconnect)工業(yè)標(biāo)準(zhǔn),專為嵌入式系統(tǒng)和實(shí)驗(yàn)平臺(tái)設(shè)計(jì)。這款卡系列提供了多通道、模擬輸入(A/D轉(zhuǎn)換器)以及數(shù)字輸入/輸出功能,能夠以高速率實(shí)時(shí)采集來(lái)自各種傳感器或設(shè)備的信號(hào)。
- PCI8324A:基本型號(hào),可能具有16個(gè)獨(dú)立的模擬輸入通道,支持±10Vdc范圍內(nèi)的信號(hào)采樣,并且具備一定的濾波和信號(hào)調(diào)理能力。
- PCI8324B:在PCI8324A的基礎(chǔ)上增加了對(duì)熱電偶和補(bǔ)償電路的支持,特別適用于需要高精度溫度測(cè)量的應(yīng)用場(chǎng)景。
- PCI8324AF:可能是帶同步光纖接口(FOA)的版本,提供光纖傳輸選項(xiàng),用于長(zhǎng)距離、高速、同步的數(shù)據(jù)采集應(yīng)用,適合于分布式系統(tǒng)或者遠(yuǎn)距離設(shè)備監(jiān)控。
- PCI8324BF:進(jìn)一步擴(kuò)展了特性,可能包括故障檢測(cè)和自我診斷功能,提高了系統(tǒng)的可靠性和穩(wěn)定性。
"PCI8324A/B/AF/BF PCI總線數(shù)據(jù)采集卡簡(jiǎn)明手冊(cè)"會(huì)詳細(xì)介紹這些產(chǎn)品的硬件規(guī)格、軟件配置、接口說(shuō)明、驅(qū)動(dòng)程序安裝、系統(tǒng)兼容性、使用方法、示例代碼、性能參數(shù)、誤差分析與校準(zhǔn)等內(nèi)容,幫助用戶充分理解和操作這一高效的數(shù)據(jù)采集解決方案。
相關(guān)資源推薦